1. Para os flip-flops abaixo, desenhe o sinal na saída Q dos mesmos.
a-Flip-flop SR com clock ativo em 0 e clear e preset ativos em 1.
b-Flip-flop D com clock ativo na borda de descida, preset e clear ativos em 1.
c-Flip-flop T com clock ativo na borda de descida, preset e clear ativos em 0.
d-Flip-flop JK mestre-escravo com clock ativo na borda de subida, preset e clear ativos em 0.
2. Projete um contador assíncrono de 0 a 31 (módulo 32).
3. Projete um contador assíncrono de 0 a 23 (módulo 24).
4. Projete um contador assíncrono de 0 a 59 (módulo 60).
5. Projete um contador assíncrono decrescente de 31 a 0, pelo método das saídas invertidas.
6. Projete o mesmo contador anterior, pelo método dos clocks invertidos.
7. Projete um contador assíncrono decrescente de 23 a 0.
8. Projete um contador assíncrono decrescente de 59 a 0 .
9. Projete um contador síncrono de 0 a 9, usando flip-flops JK.
10. Projete um contador síncrono decrescente, de 9 a 0, usando flip-flops JK.
11. Projete um contador que execute a seqüência abaixo, usando flip-flops JK.
12. Para o circuito abaixo, desenhe seu diagrama de estados e sua tabela-verdade.